鸿芯微纳重磅亮相重庆2020 ICCAD

2020-12-12

一年一度的IC设计大会“中国集成电路设计业2020年会暨重庆集成电路产业创新发展高峰论坛”于2020年12月10日-11日在重庆悦来国际会议中心隆重召开。

1.jpg深圳鸿芯微纳技术有限公司CTO 王宇成博士深圳鸿芯微纳技术有限公司CTO 王宇成博士

在集成电路产业创新发展高峰论坛,深圳鸿芯微纳技术有限公司的首席技术官王宇成博士发表了题为“自强自立,共建国产RTL-GDSII数字全流程设计智能平台” 的主题演讲,赢得了在场听众的热烈反响。
会上王宇成博士表示深圳鸿芯微纳技术有限公司是一家立足于本土的国产EDA数字平台的建设者,公司核心产品不仅仅填补了数字设计平台的重大空白,解决了数字EDA工具受掣肘的问题,也使得我国SOC芯片设计得以迈向中高端进入FinFet时代,奠定了比肩国际领军企业的基础。

4.jpg

王宇成博士会上与在场各位半导体业界同仁分享了鸿芯微纳数字设计平台的一系列特点:

1、物理信息感知的逻辑综合和签核分析引擎

2、以布线为中心的布局布线引擎(Aguda)保证了更快的设计收敛,更短的设计周期(Turn Around Time,TAT),以及更佳的最终QoR(Qualityof Result)。

3、创新性地引入了毛刺功耗分析与优化引擎

4、独创Color-Aware的DPT(Double Pattern Technology)布线专利技术确保签核阶段没有模式违例(OCV,Odd Cycle Violation)。简单易用,方便高效。

5、P&R自适应MCMM优化技术可覆盖所有签核场景。在优化过程中,自动跳过冗余应用场景,不必牺牲最终QoR。

6、采用层次化优化技术,在顶层时序的收敛不需要扁平化处理,并可同时在顶层和模块修复边界时序路径,无需重新计算或抽取ILM时序模型。该技术将顶层设计收敛时间从数周降低为数天。

5.jpg

7、采用PowerFocus技术,从功耗最佳的点开始向更好的时序方向优化Aguda 在时钟树综合过程中综合考虑动态功耗(包含毛刺功耗)和时序。此外,Aguda 内置了SSTA 和基于路径分析(Path-Based anlysis,PBA)引擎,避免过度设计。

6.jpg

鸿芯微纳目前拥有一支领先的专业研发和技术支持团队,自主可控的技术专利和核心知识,力求为集成电路设计业提供第一流的解决方案和技术服务。公司不仅得到国家集成电路产业投资基金和深圳市引导基金的股权投资支持,并且承接了国家核高基重大专项的先进节点布局布线任务。通过独立完成先进节点复杂项目的流片,获得了国内头部设计公司在内的商业客户的认可。未来鸿芯微纳将继续秉持自主研发、吸收引进、产学研结合、投资并购并举的策略打造更高质量的数字全流程EDA平台。不畏浮云遮望眼,自强自立展襟怀,力争成为中国EDA事业的皇冠明珠,在世界上绽放光彩!