Fantaisie®是一款全功能数字芯片布局布线工具,
提供从门级网表输入至GDS II输出的数字电路布局布线自动化设计流程,
涵盖布图、电源网络设计、布局优化、时钟树综合、后时钟树优化、布线优化和顶层集成的全部技术。
其功能完备的模块级布局布线,内嵌强大的分析引擎为布局布线的每个技术环节提供实现和优化;支持业界标准的输入和输出数据格式;支持完整的自上而下层次化顶层设计需求;提供友好的工具界面和脚本支持。
与传统工具相比,Fantaisie®支持模块与模块之间的自动时序收敛,采用了创新性的分布式层次化布局布线架构,设计容量不再受到单机内存的限制;智能端口优化技术可以支持设计资源在不同模块间自动调整,极大的提升整个设计团队的工作效率。
全新共轭梯度多目标全局布局引擎全新时序驱动布线引擎全新电路结构优化引擎全新电路优化引擎全新Useful skew优化引擎
通用设计相同频率约束场景下: - TNS减少50%-80%
- 违例路径数减少50%-70%
- 面积减少1%
- 功耗减少1%
高性能计算冲频场景下: - 等效频率提升1.6X
- 时序收敛时间减少40%
提高顶层和模块级迭代效率简化模块与模块之间的时序收敛流程提升设计团队效率,降低人员投入
全流程支持混合非整数倍高度标准单元设计支持任意配置非整数倍高度标准单元布图形式全流程动态控制不同高度标准单元用量实现功耗、性能与面积的最优组合